# Санкт-Петербургский Политехнический Университет Петра Великого Институт Компьютерных наук и технологий Кафедра компьютерных систем и программных технологий

# Лабораторная работа 4

Предмет: Проектирование реконфигурируемых гибридных вычислительных систем

Tема: Port-Level IO Protocols

Задание 1

Студент: Ерниязов Т.Е. Гр. № 3540901/81501

Преподаватель: Антонов А.П.

# Санкт-Петербургский Политехнический Университет Петра Великого Институт Компьютерных наук и технологий Кафедра компьютерных систем и программных технологий

# Лабораторная работа 4

Предмет: Проектирование реконфигурируемых гибридных вычислительных систем

Tема: Port-Level IO Protocols

Задание 1

Студент: Белоглазов К.И.

Гр. 3540901/81501

Преподаватель: Антонов А.П.

# Оглавление

| Задание    | 4  |
|------------|----|
| Ход работы | 6  |
| Решение 1  | 6  |
| Решение 2  |    |
| Вывод      | 15 |

#### Задание

- Создать проект lab4\_1
- Подключить файл lab4\_1.c (папка source)
- Создать тест lab4\_1\_test.c на основе теста Подключить тест lab1\_1\_test.c
- Микросхема: xa7a12tcsg325-1q
- Сделать solution1
  - о задать: clock period 6; clock uncertainty 0.1
  - о осуществить моделирование
  - о осуществить синтез
    - привести в отчете:
      - performance estimates=>summary
      - utilization estimates=>summary
      - Performance Profile
      - interface estimates=>summary
        - о объяснить какой интерфейс использован для блока (и какие сигналы входят) и для портов (и какие сигналы входят).
      - scheduler viewer (выполнить Zoom to Fit)
        - о На скриншоте показать Latency
        - о На скриншоте показать Initiation Interval
      - resource viewer (выполнить Zoom to Fit)
        - O На скриншоте показать Latency
        - о На скриншоте показать Initiation Interval
  - Осуществить C|RTL моделирование
    - Открыть временную диаграмму (все сигналы)
      - Отобразить два цикла обработки на одном экране
        - о На скриншоте показать Latency
        - о На скриншоте показать Initiation Interval
- Сделать solution2
  - Задать протоколы
    - a: ap\_hs
    - b: ap\_ask
    - \*c: ap\_hs
    - \*d: ap\_vld
    - \*p\_y: ap\_ask
  - о осуществить моделирование
  - о осуществить синтез
    - привести в отчете:
      - performance estimates=>summary
      - utilization estimates=>summary
      - Performance Profile
      - interface estimates=>summary
        - о объяснить какой интерфейс использован для блока (и какие сигналы входят) и для портов (и какие сигналы входят).
      - scheduler viewer (выполнить Zoom to Fit)
        - о На скриншоте показать Latency
        - о На скриншоте показать Initiation Interval
      - resource viewer (выполнить Zoom to Fit)

- о На скриншоте показать Latency
- о На скриншоте показать Initiation Interval
- Осуществить C|RTL моделирование
  - Открыть временную диаграмму (все сигналы)
    - Отобразить два цикла обработки на одном экране
      - о На скриншоте показать Latency
      - о На скриншоте показать Initiation Interval
- Выводы
  - о Объяснить отличие протоколов port\_level

# Ход работы

#### Решение 1

Создание и конфигурирование решения.

## Создание тест – файла

```
#include <stdio.h>
int main()
     int res;
     // For adders
     int refOut[3] = \{230, 640, 1250\};
    int pOut[3] = \{240, 650, 1260\};
     int pass;
     int i;
     int inA = 10;
     int inB = 20;
     int inC = 30;
     int inD = 40;
     int inP = 1;
     // Call the adder for 5 transactions
     for (i=0; i<3; i++)
          res = lab4 1(inA, inB, &inC, &inD, &inP);
          fprintf(stdout, " d*d+d=d n, inA, inB, inC, res);
     fprintf(stdout, " %d*%d+%d=%d \n", inA, inB, inD, inP);
       // Test the output against expected results
          if (res == refOut[i] & inP == pOut[i])
               pass = 1;
          else
               pass = 0;
          inA=inA+10;
          inB=inB+10;
          inC=inC+10;
          inD=inD+10;
     }
     if (pass)
          fprintf(stdout, "-----Pass!----\n");
          return 0;
     }
     else
     {
          fprintf(stderr, "-----Fail!----\n");
          return 1;
```

}

#### Solution Configuration

Create Vivado HLS solution for selected technology



| Solution Name: solution1         |  |
|----------------------------------|--|
| Clock Period: 6 Uncertainty: 0.1 |  |
| Part Selection                   |  |
| Part: xa7a12tcsg325-1q           |  |

# Моделирование

```
IVAUUTILO CUISUIC
NFO: [HLS 200-10] For user 'loris' on host 'laptop-34slcvbc' (Windows NT_amd64 versi
NFO: [HLS 200-10] In directory 'D:/Antonov/lab4_z1/lab4/solution1/csim/build'
NFO: [APCC 202-3] Tmp directory is apcc_db
NFO: [APCC 202-1] APCC is done.
 Generating csim.exe
10*20+30=230
10*20+40=240
20*30+40=640
20*30+50=650
30*40+50=1250
30*40+60=1260
-----Pass!-----
NFO: [SIM 211-1] CSim done with 0 errors.
inished C simulation.
```

## Производительность

Target device: xa7a12t-csg325-1Q

#### **Performance Estimates**

#### ☐ Timing

## □ Summary

| Clock  | Target  | Estimated | Uncertainty |
|--------|---------|-----------|-------------|
| ap_clk | 6.00 ns | 5.690 ns  | 0.10 ns     |

#### ■ Latency

#### Summary

| Latency | (cycles) | Latency (absolute) |           | osolute) Interval (cycles) |     |      |
|---------|----------|--------------------|-----------|----------------------------|-----|------|
| min     | max      | min                | max       | min                        | max | Туре |
| 3       | 3        | 18.000 ns          | 18.000 ns | 3                          | 3   | none |

#### Detail

#### **∓** Instance

На изображении видно, что полученная величина задержки укладывается в целевое значение.

# Использование ресурсов



Данный проект будет занимать на микросхеме:

- 4 DSP блока, где будут задействованы сумматор и умножитель.
- 202 регистра для хранения и считывания данных (чисел). 154 LUT.



На изображениях, приведенных выше видно, что задержка до получения результата составляет 3 такта, а интервал инициализации – 4 такта.

# Интерфейс

| iterface   |     |      |            |               |              |
|------------|-----|------|------------|---------------|--------------|
| Summary    |     |      |            |               |              |
| RTL Ports  | Dir | Bits | Protocol   | Source Object | С Туре       |
| ap_clk     | in  | 1    | ap_ctrl_hs | lab4_1        | return value |
| ap_rst     | in  | 1    | ap_ctrl_hs | lab4_1        | return value |
| ap_start   | in  | 1    | ap_ctrl_hs | lab4_1        | return value |
| ap_done    | out | 1    | ap_ctrl_hs | lab4_1        | return value |
| ap_idle    | out | 1    | ap_ctrl_hs | lab4_1        | return value |
| ap_ready   | out | 1    | ap_ctrl_hs | lab4_1        | return value |
| ap_return  | out | 32   | ap_ctrl_hs | lab4_1        | return value |
| a          | in  | 32   | ap_none    | a             | scalar       |
| b          | in  | 32   | ap_none    | b             | scalar       |
| С          | in  | 32   | ap_none    | С             | pointer      |
| d          | in  | 32   | ap_none    | d             | pointer      |
| p_y        | out | 32   | ap_vld     | p_y           | pointer      |
| p_y_ap_vld | out | 1    | ap_vld     | p_y           | pointer      |

Конструкция имеет 6 портов данных.

Входные порты: a, b, c, d являются 32-битными входами и имеют входы / выходы, протокол ар none.

Конструкция имеет 32-битный выходной порт для возврата функции p\_y, p\_y\_ap\_vld – протокол по умолчанию для портов выхода.

Управляющие сигналы ap\_clk, ap\_rst и ap\_ \* автоматически добавляются в каждый дизайн по умолчанию. Ap\_start, ap\_done, ap\_idle и ap\_ready являются сигналами верхнего уровня, используемыми в качестве сигналов подтверждения связи, чтобы указать, когда проект способен принять следующую команду вычисления (ap\_ready), когда начинается следующее вычисление (ap\_start) и когда вычисление завершено (ap\_done).

C/RTL моделирование. Временная диаграмма



На временной диаграмме отображена задержка и интервал инициализации.

## Решение 2

# Добавление директив

```
1\Theta int lab4_1( int a, int b, int *c, int *d, int *p_y) {
                                                                         ■ lab4_1
   #pragma HLS INTERFACE ap_ack port=p_y
                                                                            a
   #pragma HLS INTERFACE ap_vld port=d
                                                                            # HLS INTERFACE ap_hs port=a
   #pragma HLS INTERFACE ap_hs port=c
                                                                            b
  #pragma HLS INTERFACE ap_ack port=b
6 #pragma HLS INTERFACE ap_hs port=a
                                                                            # HLS INTERFACE ap_ack port=b
 7 int y;
8 y = a*b + *c;
9 *p_y = a*b + *d;
                                                                            # HLS INTERFACE ap_hs port=c
10 return y;
                                                                            # HLS INTERFACE ap_vld port=d
11 }
                                                                            p_y
                                                                            # HLS INTERFACE ap_ack port=p_y
```

Производительность



По сравнению с предыдущим решением значение полученной задержки не изменилось.

## Использование ресурсов



Данный проект будет занимать на микросхеме: 4 DSP блока, где будут задействованы сумматор и умножитель.

268 регистров для хранения и считывания данных (чисел). 160 LUT.



На изображении выше видно, что задержка получения результата составляет 3 такта, а интервал инициализации -4.



Интерфейс

| Summary    |     |      |            |               |             |
|------------|-----|------|------------|---------------|-------------|
| RTL Ports  | Dir | Bits | Protocol   | Source Object | С Туре      |
| ap_clk     | in  | 1    | ap_ctrl_hs | lab4_1        | return valu |
| ap_rst     | in  | 1    | ap_ctrl_hs | lab4_1        | return valu |
| ap_start   | in  | 1    | ap_ctrl_hs | lab4_1        | return valu |
| ap_done    | out | 1    | ap_ctrl_hs | lab4_1        | return valu |
| ap_idle    | out | 1    | ap_ctrl_hs | lab4_1        | return valu |
| ap_ready   | out | 1    | ap_ctrl_hs | lab4_1        | return valu |
| ap_return  | out | 32   | ap_ctrl_hs | lab4_1        | return valu |
| a          | in  | 32   | ap_hs      | a             | scal        |
| a_ap_vld   | in  | 1    | ap_hs      | a             | scal        |
| a_ap_ack   | out | 1    | ap_hs      | a             | scal        |
| b          | in  | 32   | ap_ack     | b             | scal        |
| b_ap_ack   | out | 1    | ap_ack     | b             | scal        |
| С          | in  | 32   | ap_hs      | С             | point       |
| c_ap_vld   | in  | 1    | ap_hs      | С             | point       |
| c_ap_ack   | out | 1    | ap_hs      | С             | point       |
| d          | in  | 32   | ap_vld     | d             | point       |
| d_ap_vld   | in  | 1    | ap_vld     | d             | point       |
| <b>p_y</b> | out | 32   | ap_ack     | <b>p_y</b>    | point       |
| p_y_ap_ack | in  | 1    | ap_ack     | p_y           | point       |

По сравнению с предыдущим решением ар\_none изменился на заданные протоколы. Для портов входа и выхода используются следующие протоколы: ap\_hs, ap\_vld, ap\_ack.

Протоколы ввода-вывода на уровне порта ар\_hs обеспечивает наибольшую гибкость в процессе разработки.

Протокол ввода-вывода уровня порта ap\_hs предоставляет следующие сигналы:

- Порт данных
- Сигнал указания момента использования данных (ack)
- Действительный сигнал для указания, когда данные считываются (vld)

Протокол ввода-вывода уровня порта ар\_none является самым простым типом интерфейса и не имеет никаких других сигналов, связанных с ним. Ни входные, ни выходные сигналы данных не имеют связанных портов управления, которые указывают, когда данные считываются или записываются. Единственными портами в конструкции RTL являются порты, указанные в исходном коде. Интерфейс ар\_none не требует дополнительных аппаратных издержек.

# C/RTL моделирование

На временной диаграмме отображена задержка и интервал инициализации.



## Вывод

Протоколы ввода-вывода на уровне порта ap\_hs обеспечивает наибольшую гибкость в процессе разработки.

Протокол ввода-вывода уровня порта ap\_hs предоставляет следующие сигналы:

- Порт данных
- Сигнал указания момента использования данных (ack)
- Действительный сигнал для указания, когда данные считываются (vld)

Протокол ввода-вывода уровня порта ар\_none является самым простым типом интерфейса и не имеет никаких других сигналов, связанных с ним. Ни входные, ни выходные сигналы данных не имеют связанных портов управления, которые указывают, когда данные считываются или записываются. Единственными портами в конструкции RTL являются порты, указанные в исходном коде. Интерфейс ар\_none не требует дополнительных аппаратных издержек.